| Jumper Belegung |
| 4P | | I/O-Adresse (Hi) |
| 4Q | | I/O-Adresse (Lo) (alle aus) |
| 5R | | Interrupt |
| W1 | A-B | 16 Bit Port Adressierung |
| W2 | T-W | BHEN Freigabe |
| W3 | 1-2 | ungerade Parität |
| W4 | H-K | 20 Bit Adressierung |
| W5 | L-M | 20 Bit Adressierung (z.B.: PC-MX) |
| N-L | 24 Bit Adressierung (z.B.: MX2) |
| W6 | X-Y | Bus-Freigabe nach einem DMA-Zyklus |
|
| |
|
|
|
|
|